基于单片机的简单加密系统硬件设计与实现外文翻译资料

 2022-09-15 15:18:35

Structure and function of the MCS-51 series

Structure and function of the MCS-51 series one-chip computer is a name of a piece of one-chip computer series which Intel Company produces. This company introduced 8 top-grade one-chip computers of MCS-51 series in 1980 after introducing 8 one-chip computers of MCS-48 series in 1976. It belong to a lot of kinds this line of one-chip computer the chips have,such as 8051, 8031, 8751, 80C51BH, 80C31BH,etc., their basic composition, basic performance and instruction system are all the same. 8051 daily representatives- 51 serial one-chip computers .

An one-chip computer system is made up of several following parts: ( 1) One microprocessor of 8 (CPU). ( 2) At slice data memory RAM (128B/256B),it use not depositting not can reading /data that write, such as result not middle of operation, final result and data wanted to show, etc. ( 3) Procedure memory ROM/EPROM (4KB/8KB ), is used to preserve the procedure , some initial data and form in slice. But does not take ROM/EPROM within some one-chip computers, such as 8031 , 8032, 80C ,etc.. ( 4) Four 8 run side by side I/O interface P0 four P3, each mouth can use as introduction , may use as exporting too. ( 5) Two timer / counter, each timer / counter may set up and count in the way, used to count to the external incident, can set up into a timing way too, and can according to count or result of timing realize the control of the computer. ( 6) Five cut off cutting off the control system of the source . ( 7) One all duplexing serial I/O mouth of UART (universal asynchronous receiver/transmitter (UART) ), is it realize one-chip computer or one-chip computer and serial communication of computer to use for. ( 8) Stretch oscillator and clock produce circuit, quartz crystal finely tune electric capacity need outer. Allow oscillation frequency as 12 megahertas now at most. Every the above-mentioned part was joined through the inside data bus .Among them, CPU is a core of the one-chip computer, it is the control of the computer and command centre, made up of such parts as arithmetic unit and controller , etc.. The arithmetic unit can carry on 8 persons of arithmetic operation and unit ALU of logic operation while including one, the 1 storing device temporarilies of 8, storing device 2 temporarily, 8s accumulation device ACC, register B and procedure state register PSW, etc. Person who accumulate ACC count by 2 input ends entered of checking etc. temporarily as one operation often, come from person who store 1 operation is it is it make operation to go on to count temporarily , operation result and loopback ACC with another one. In addition, ACC is often regarded as the transfer station of data transmission on 8051 inside . The same as general microprocessor, it is the busiest register. Help remembering that agreeing with A expresses in the order. The controller includes the procedure counter , the order is depositted, the order decipher, the oscillator and timing circuit, etc. The procedure counter is made up of counter of 8 for two, amounts to 16. It is a byte address counter of the procedure in fact, the content is the next IA that will carried out in PC. The content which changes it can change the direction that the procedure carries out . Shake the circuit in 8051 one-chip computers, only need outer quartz crystal and frequency to finely tune the electric capacity, its frequency range is its 12MHZ of 1.2MHZ. This pulse signal, as 8051 basic beats of working, namely the minimum unit of time. 8051 is the same as other computers, the work in harmony under the control of the basic beat, just like an orchestra according to the beat play that is commanded.

There are ROM (procedure memory , can only read ) and RAM in 8051 slices (data memory, can is it can write ) two to read, they have each independent memory address space, dispose way to be the same with general memory of computer. Procedure 8051 memory and 8751 slice procedure memory capacity 4KB, address begin from 0000H, used for preserving the procedure and form constant. Data 8051- 8751 8031 of memory data memory 128B, address false 00FH, use for middle result to deposit operation, the data are stored temporarily and the data are buffered etc.. In RAM of this 128B, there is unit of 32 byteses that can be appointed as the job register, this and general microprocessor is different, 8051 slice RAM and job register rank one formation the same to arrange the location. It is not very the same that the memory of MCS-51 series one-chip computer and general computer disposes the way in addition. General computer for first address space, ROM and RAM can arrange in different space within the range of this address at will, namely the addresses of ROM and RAM, with distributing different address space in a formation. While visiting the memory, corresponding and only an address Memory unit, can ROM, it can be RAM too, and by visiting the order similarly. This kind of memory structure is called the structure of Princeton. 8051 memories are divided into procedure memory space and data memory space on the physics structure, there are four memory spaces in all: The procedure stores in one and data memory space outside data memory and one in procedure memory space and one outside one, the structure forms of this kind of procedure device and data memory separated form data memory, called Harvard structure. But use the angle from users, 8051 memory address space is divided into three kinds: (1) In the slice, arrange blocks of FFFFH , 0000H of location , in unison outside the slice (use 16 addresses). (2) The data memory address space outside one of 64KB, the address is arranged from 0000H 64KB FFFFH (with 16 addresses ) too to the location. (3) Data memory address space of 256B (use 8 addresses). Three above-mentioned memory space addresses overlap, for distinguishing and designing the order symbol of different data transmission in the instruction

剩余内容已隐藏,支付完成后下载完整资料


译文:

MCS -51系列单片机的功能和结构

MCS - 51系列单片机具有一个单芯片电脑的结构和功能,它是英特尔公司生产的系列产品的名称。这家公司在1976年推出后,引进8位单芯片的MCS - 48系列计算机后于1980年推出的8位的MCS - 51系列单芯片计算机。诸如此类的单芯片电脑有很多种,如8051,8031,8751,80C51BH,80C31BH等,其基本组成,基本性能和指令系统都是相同的。 8051是51系列单芯片电脑的代表。
一个单芯片的计算机系统由以下几个部分组成:(1)一个8位的微处理器(CPU)。(2)片内数据存储器RAM(128B/256B),它只读/写数据,如结果不在操作过程中,最终结果要显示数据(3)程序存储器ROM/ EPROM(4KB/8KB),是用来保存程序,一些初步的数据和切片的形式。但一些单芯片电脑没有考虑ROM / EPROM,如8031,8032,80C51等等。(4)4个8路运行的I / O接口,P0,P1,P2,P3,每口可以用作入口,也可以用作出口。 (5)两个定时/计数器,每个定时/计数器可设置和计数的方式,用来计数外部事件,可以设置成定时方式也可以根据计算结果或定时控制实现计算机。 (6)5个中断 (7)一个全双工串行的I / UART(通用异步接收器I口/发送器(UART)),它是实现单芯片电脑或单芯片计算机和计算机的串行通信使用。 (8)振荡器和时钟产生电路,需要考虑石英晶体微调能力。允许振荡频率为12MHz,每一个上述的部分都是通过内部数据总线连接。其中CPU是一个芯片计算机的核心,它是计算机的指挥中心,是由算术单元和控制器等部分组成。算术单元可以进行8位算术运算和逻辑运算, ALU单元是其中一种运算器,1 8个存储设备,暂存设备的积累设备进行协调,程序状态寄存器PSW积累了2个输入端的计数等检查暂时作为一个操作往往由人来操作谁储存1输入的是它使操作去上暂时计数,另有一个操作的结果,回环协调。此外,协调往往是作为对8051内的数据传输转运站考虑。作为一般的微处理器,它是最繁忙的,帮助记住和同意与其的顺序表示。该控制器包括程序计数器,解密的顺序。振荡器和定时电路等的程序计数器是一个由8个计数器为2,总计 16位。这是一个字节的地址,其实程序计数器,是将在个人电脑内进行。从而改变它的内容可以改变方向的程序进行。在8051的单芯片电脑中的电路,只需要外部石英晶体和频率微调电容,其频率范围为1.2MHz的其12MHz的。这种脉冲信号,作为8051的工作,即单位时间的最低基本节奏。 8051是其他电脑一样,在拍控制的基本工作在和谐,就像一个管弦乐队,根据击败发挥是指挥。
有光盘(程序存储器,只能读取),并在8051片(数据存储器RAM,可以是可写可读,他们各自独立的内存地址空间,处理办法是,与一般的电脑记忆体相同。 8051和8751的程序存储器的存储容量4KB的程序切片,地址开始从0000H开始执行,维护的程序和形式不断使用。数据8051 - 8751的内存数据存储器128B条8031,地址虚假00FH,中层结果存入操作使用,数据存储和数据是暂时缓冲等。在这128B条内存,有32 字节,可以作为工作寄存器使用,这和一般的微处理器是不同的,8051片RAM和登记形成的同一级到安排的位置。这不是很相同的,MCS - 51系列内存的单芯片计算机和通用计算机作主除了道路。通用计算机的第一个地址空间,ROM和RAM,可安排在不同的空间在这个范围内的地址范围,即ROM和RAM地址的形成与分布在不同的地址空间。在访问内存,相应的,只有一个地址的内存单元,可以用外部存储,也可以内存,并通过访问顺序与此类似。这种内存结构的一种被称为普林斯顿结构。 8051记忆分为程序存储器空间和数据存储空间的物理结构上划分,有四个在所有的记忆体空间:在1和数据外部数据存储器和程序存储器空间之一,一组在外面一个内存空间的程序商店,结构这一种形式的程序和数据存储器器件数据存储器分开的形式,称为哈佛结构。但是,从用户使用,8051的内存地址空间分为三种:分为(1)片内,(使用16个地址一致的FFFFH,地点为0000H,块)。 (2)64KB的外部数据存储器空间的一个地址,该地址是从0000H开始执行64KB的FFFFH安排16地址,也到该位置。 (3)数据存储器的256B(使用8个地址)的地址空间。上述三个内存空间的地址重叠,区分和设计的8051指令系统中不同的数据传输顺序代码:CPU的访问片,,访问RAM块顺序使用MOVX指令外片,内存为访问片。
8051单芯片的电脑有4个8步行并进的I / O端口,分别为P0,P1,P2和P3。每个端口8位的双向口,共占了32针。每一个I / O线可作为独立的入口和出口。每个端口包括一个锁存器(即特殊功能寄存器),1名入口和1出口引进缓冲区。使数据能锁存输出时,数据缓冲区时,可以引进,但4个通道这些自我相同的功能。系统中的内存片展开外来的,这四个港口可作为准确的双向的I /共同使用输出口。系统的内存中展开外来的片,P2口处于高位,8地址关闭;入口P0口是双向总线,发送地址和8个低数据。
8051单芯片电脑的4个I / O端口是非常巧妙的电路设计。熟悉I/ O端口的逻辑电路,不仅有助于正确和合理利用端口,并在一定程度上将有助于设计周边的单芯片计算机的逻辑电路。在一定程度上负载能力和端口界面有一定的要求,因为输出级,和P1口输出端,P3口与P0口结构的不同,因此,负载能力和接口需求互相无太多共同之处。求解P0口是与其他口不同,它的输出级提请阻力。当使用的常用是它的输出级电路泄漏打开,它是利用它敦促采取NMOS管能与它外部的阻力,而输入走出失败。当被用作数据,应该写“1”到内部,每一个P0口与一个可以驱动8型号LS TTL负载出口。P1口是一个准确的双向口,共同使用输出口。不同在P0口输出的电路,得出与负载功率电阻内有联系。事实上,阻力是,两个效果是在场效应管,共同负责:一个场效应管的负载负责,它的电阻是正常的。另一条是它可以导致在两个工作状态密切,使其电阻值变化近似0或2组值的情况非常严重。当它是0,该阻力是近似的,可以提请较快的高层次,当电阻值是非常大的,P1口以阻碍引进高电平。为P1口输出高电平时,它是可以借鉴的负载提供电流向外,提请电阻无须回答。在这里,当端口作为引进使用,必须首先写入1到相应的锁存,使FET的结束。相对约20,000欧姆,因为在现场,因为负载电阻和40,000欧姆,不会产生对输入的数据的影响。一些为P2结构类似于P0口,有MUX的开关。它是类似口部分,大的一个转换控制P1口的多功能端口,获得第一位,这有很多“与”门和4个缓冲。两部分,其中除了作出准确的双向功能,还可以使用第二个函数的每一个针“与”门三功能开关,实际上,它决定将输出数据锁存到输出的函数的第二个信号为W = 1点,输出Q端信号。法令;法为Q = 1时时,可以输出w线路信号,在制定方案的时侯,那就是第一个函数仍是第二个功能,但不必软件预先设置P3口。IT硬件里面是不是有自动两个函数输出时的CPU进行SFR和要求的位置(位置或字节)来访问,在没有至P3口,里面有硬件锁Q报表,P3口的工作原理类似于P1口。
输出级,P1,P3口连接内带的负载电阻的图纸,每一个能驱动4型号LS TTL负载输出1。由于输入口,任何TTL或NMOS电路可以驱动8051的单芯片在一个正常的方式。因为他们利用输出级阻力,可以打开漏源电阻以敦促打开方式,不需要有阻力。都是准确的双向口。当行为是输入,必须编写相应的锁存器。至于80C51的单芯片计算机,端口只能提供输出毫安的电流,是它的输出口去当一个普通的晶体管,要求应与端口之间和晶体管的基极电阻,以电而从出口限制P1〜P3被恢复了的高水平,是一个单芯片电脑初始化操作。其主要功能是把最初的PC为0000H,使单芯片电脑开始持有单位0000H开始执行程序的行为。唯一例外的是那些进入系统初始化正常,程序操作,而是因为它犯了错或没有错,为了摆脱自己的困境,需要按下和恢复位的按键键重新启动了。这是一个输入端是恢复位,在8051中国RST引脚信号。恢复位的信号还原到高一级的有效值,应维持24倍以上的有效周期(即2个机器周期)。如果使用频率6,恢复位的信号持续时间应超过4微妙完成恢复。设计的电路,恢复位的信号逻辑图: 恢复位的电路和芯片包括两个部分外完全。以外的电路产生恢复到施密特触发了位信号(RST),恢复位电路示例输出,施密特不断在每个S5P2,触发机循环,那么就得到了恢复位所需的信号。还原6电阻的电路一般,电容参数适合,它是可以恢复到较高水平的信号持续时间大于2个机器周期来保证。作为恢复到电路,其功能是非常重要的。一个芯片的计算机系统能够正常运转,应先检查它可不可以恢复。检查可以弹出一个首部和监测与示波器针暂定,推动并恢复位的关键,波形式观察和有足够的范围是出口(瞬时),也可以通过它使恢复电路进行改变。

AT89C51的介绍

描述

AT89C51是一个低电压,高性能CMOS 8位单片机带有4K字节的可反复擦写的程序存储器(PENROM)。这种器件采用ATMEL公司的高密度、不容易丢失存储技术生产,并且能够与MCS-51系列的单片机兼容。片内含有8位中央处理器和闪烁存储单元,有较强的功能的AT89C51单片机能够被应用到控制领域中。

功能特性

AT89C51提供以下的功能标准:4K字节闪烁存储器,128字节随机存取数据存储器,32个I/O口,2个16位定时/计数器,1个5向量两级中断结构,1个串行通信口,片内震荡器和时钟电路。另外,AT89C51还可以进行0HZ的静态逻辑操作,并支持两种软件的节电模式。闲散方式停止中央处理器的工作,能够允许随机存取数据存储器、定时/计数器、串行通信口及中断系统继续工作。掉电方式保存随机存取数据存储器中的内容,但震荡器停止工作并禁止其它所有部件的工作直到下一个复位。

引脚描述

VCC:电源电压

GND:地

P0口

P0口是一组8位漏极开路双向I/O口,即地址/数据总线复用口。作为输出口时,每一个管脚都能够驱动8个TTL电路。当“1”被写入P0口时,每个管脚都能够作为高阻抗输入端。P0口还能够在访问外部数据存储器或程序存储器时,转换地址和数据总线复用,并在这时激活内部的上拉电阻。P0口在闪烁编程时,P0口接收指令,在程序校验时,输出指令,需要接电阻。

P1口

P1口一个带内部上拉电阻的8位双向I/O口,P1的输出缓冲级可驱动4个TTL电路。对端口写“1”,通过内部的电阻把端口拉到高电平,此时可作为输入口。因为内部有电阻,某个引脚被外部信号拉低时输出一个电流。闪烁编程时和程序校验时,P1口接收低8位地址。

P2口

P2口是一个内部带有上拉电阻的8位双向I/O口,P2的输出缓冲级可驱动4个TTL电路。对端口写“1”,通过内部的电阻把端口拉到高电平,此时,可作为输入口。因为内部有电阻,某个引脚被外部信号拉低时会输出一个电流。在访问外部程序存储器或16位地址的外部数据存储器时,P2口送出高8位地址数据。在访问8位地址的外部数据存储器时,P2口线上的内容在整个运行期间不变。闪烁编程或校验时,P2口接收高位地址和其它控制信号。

P3口

P3口是一组带有内部电阻的8位双向I/O口,P3口输出缓冲故可驱动4个TTL电路。对P3口写如“1”时,它们被内部电阻拉到高电平并可作为输入端时,被外部拉低的P3口将用电阻输出电流。

P3口除了作为一般的I/O口外,更重要的用途是它的第二功能,如下表所示:

端口引脚

第二功能

P3.0

RXD

P3.1

TXD

P3.2

INT0

P3.3

INT1

P3.4

T0

P3.5

T1

P3.6

WR

P3.7

RD

P3口还接收一些用于闪烁存储器编程和程序校验的控制信号。

RST

复位输入。当震荡器工作时,RET引脚出现两个机器周期以上的高电平将使单片机复位。

ALE/ PROG

当访问外部程序存储器或数据存储器时,ALE输出脉冲用于锁存地址的低8位字节。即使不访问外部存储器,ALE以时钟震荡频率的1/16输出固定的正脉冲信号,因此它可对输出时钟或用于定时目的。要注意的是:每当访问外部数据存储器时将跳过一个ALE脉冲时,闪烁存储器编程时,这个引脚还用于输入编程脉冲。如果必要,可对特殊寄存器区中的8EH单元的D0位置禁止ALE操作。这个位置后只有一条MOVX和MOVC指令ALE才会被应用。此外,这个引脚会微弱拉高,单片机执行外部程序时,应设置ALE无效。

PSEN

程序储存允许输出是外部程序存储器的读选通信号,当AT89C51由外部程序存储器读取指令时,每个机器周期两次PSEN 有效,即输出两个脉冲。在此期间,当访问外部数据存储器时,这两次有效的PSEN

剩余内容已隐藏,支付完成后下载完整资料


资料编号:[148728],资料为PDF文档或Word文档,PDF文档可免费转换为Word

您需要先支付 30元 才能查看全部内容!立即支付

课题毕业论文、开题报告、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。